萊迪思半導體公司(NASDAQ: LSCC)日前宣佈全面支持使用LatticeXP2TM FPGA的Aptina的高速串列圖元介面(HiSPi)。LatticeXP2 HiSPi橋參考設計實現了任意帶有傳統CMOS平行匯流排的圖像信號處理器(ISP)與Aptina HiSPi CMOS感測器的連接。HiSPi橋解決方案是使用更高解析度和更高的畫面播放速率的CMOS感測器的理想選擇,如安防攝像、汽車應用、高端消費攝像和其他攝像應用等。
Aptina 公司高級行業/業務拓展部經理,Cliff Cheng說道,“這是繼廣受歡迎的採用Aptina MT9M024感測器的HDR-60攝像機開發套件後,我們和萊迪思第二次成功合作的專案。我們很高興能與萊迪思再次合作。這款新的基於 LatticeXP2 FPGA的HiSPi橋晶片對於希望採用Aptina的高解析度、高性能圖像感測器的客戶而言是非常有用的。”
LatticeXP2 FPGA支援1至4條高達700Mpbs 的HiSPi資料通道。支持的HiSPi格式包括Packetized-SP、Streaming-SP、Streaming-S或 ActiveStart-SP8。HiSPi橋也設計成用於提供線性或HDR模式下的感測器支援。平行匯流排介面到ISP是10到16位元可配置的並且電壓幅 度可設為1.8至3.3v。
萊迪思業務發展總監,Ted Marena 說道,“我們相信客戶會覺得這是一個極具吸引力的設計解決方案,因為LatticeXP2 FPGA是一款非易失性、單晶片、低功耗器件,採用小型8×8mm的封裝和商業、工業以及符合AECQ- 100的汽車溫度級。這款感測器橋進一步表明了萊迪思致力於與攝像、圖像和視頻應用中的CMOS感測器和ISP供應商的合作。”
本文來源:國際電子商情 |